RISC-V : l'architecture processeur du turfu
🔗 publié par Olivier Poncet le 21/10/2024 à 12:30
Dans cette vidéo je vous parle de l’architecture RISC-V pour venir compléter les précédents sujets sur l’architecture RISC en général et l’architecture ARM en particulier. Qu’est-ce que RISC-V exactement ? Est-ce que cette architecture va supplanter le marché des processeurs ? Mytère …
Sommaire du live du 21 octobre 2024
- 00:01 - Bienvenue
- 00:45 - Introduction
- 01:22 - Mes dernières conférences au Volcamp et DevFest Nantes
- 02:15 - L’Architecture RISC-V, le core, les extensions, etc …
- 17:06 - WARP-V : générer son propre core RISC-V (ou MIPS)
- 20:15 - Le risque politique contre l’adoption de RISC-V
- 21:35 - Les problème autour de l’adoption de RISC-V
- 24:21 - La fragmentation de l’écosystème RISC-V
- 25:09 - La force de RISC-V : les microcontrolleurs et l’embarqué
- 27:27 - Mais pour un usage de tous les jours ?
- 27:39 - La Chine et l’Asie poussent très fort côté RISC-V
- 28:45 - Les émulateurs et simulateurs RISC-V
- 30:34 - Intel et AMD en PLS ?
- 34:16 - L’avenir de RISC-V
- 37:32 - Conclusion
Le live
Les liens
- https://en.wikipedia.org/wiki/RISC-V
- https://fr.wikipedia.org/wiki/RISC-V
- https://github.com/Ohyoukillkenny/riscv-simulator
- https://www.hackster.io/news/linux-on-scratch-is-proven-possible-thanks-to-this-clever-risc-v-emulator-project-815bf0937ec7
- https://www.qemu.org/docs/master/system/target-riscv.html
- https://github.com/ptitSeb/box64
- https://warp-v.org/